A 50MHz-BW Continuous-Time ΔΣ ADC with Dynamic Error Correction Achieving 79.8dB SNDR and 95.2dB SFDR

 
00:00 / 00:00
1.8x
1.4x
1.0x
0.7x
HD SD
HD
SD
اشتراک‌گذاری

×

گزارش خرابی

ارائه شده توسط آقای علی فیضی نژاد دانشجوی مقطع کارشناسی ارشد مدار مجتمع الکترونیک دانشگاه صنعتی شریف
در تاریخ ۲۱ فروردین ماه ۱۳۹۸ در دانشکده برق دانشگاه صنعتی شریف

دانلود با کیفیت بالا دانلود
دانلود با حجم کم دانلود